공통 게이트 증폭기는 게이트 단에 DC 바이어스 전압을 걸어주고 소스단 쪽에 신호 전압을 걸어주어 드레인 단에서 출력을 확인한다. 다음 그림은 공통 게이트 증폭기를 소신호 분석을 위한 등가회로이다. 이를 통해 입력 저항, 출력 저항, 부하단이 open 되었을 때의 vi/vo를 알아본다. 그리고 이를 통해 부하단을 고려했을 때 vi/vo를 계산해본다.
그 다음 부분은 주파수 특성이다. 회로 연결된거 보시고 분석해보시면 됩니다.
위 그림에서 RL과 병렬로 연결된 것이 Rout 입니다.
'전자회로' 카테고리의 다른 글
MOSFET CASCODE (CS + CG) / MOS 캐스코드 증폭기 (5) | 2014.11.16 |
---|---|
Common Base Amplifier with Active Load / 공통 베이스 증폭기 (with 능동 소자) (0) | 2014.11.15 |
Common Source High Frequency Response(공통 소스 고주파 응답) / Common Emitter(공통 에미터) (0) | 2014.11.15 |
Common Source Amplifier with active load + Common Emitter(공통 소스 증폭기 / 능동소자) (0) | 2014.11.14 |
open time constant(high frequency) / 개방형 시정수 예제 문제 (0) | 2014.11.12 |